000065372 001__ 65372
000065372 005__ 20180219131712.0
000065372 037__ $$aTAZ-TFG-2017-1781
000065372 041__ $$aspa
000065372 1001_ $$aMorte Palacios, Jorge
000065372 24200 $$aCMOS design of RFIC cells for radio over fiber applications
000065372 24500 $$aDiseño CMOS de celdas RFIC para aplicaciones de radio sobre fibra RoF
000065372 260__ $$aZaragoza$$bUniversidad de Zaragoza$$c2017
000065372 506__ $$aby-nc-sa$$bCreative Commons$$c3.0$$uhttp://creativecommons.org/licenses/by-nc-sa/3.0/
000065372 520__ $$aEste trabajo de fin de grado ha consistido principalmente en el diseño y caracterización de mezcladores pasivos en una tecnología CMOS para aplicaciones de radio sobre fibra (RoF) en redes de área doméstica (HAN). El proyecto ha constado de distintas fases. La primera de ellas ha sido el estudio teórico y revisión bibliográfica de los mezcladores pasivos y filtros polifase como elementos principales en transceptores integrados de radio frecuencia (RF), para ello ha sido necesario comprender el procesado de la señal en toda la cadena del front-end. Una vez elegidas las topologías de los mezcladores, se ha realizado un análisis exhaustivo del comportamiento en cuanto a sus parámetros más importantes, con las limitaciones propias de la tecnología de fabricación escogida (CMOS 65 nm 1.2V), y a partir de ellos elegir la topología óptima para el diseño del bloque mínimo que forma el mezclador. La siguiente fase se centra en el desarrollo de mezcladores I-Q, caracterizando completamente la topología escogida y las alternativas que mejoran en algún aspecto a la propuesta, centrándose principalmente en el Image Rejection Ratio (IRR) como uno de los parámetros más importantes de estas estructuras y una de las especificaciones más difíciles de cumplir. Para ello se realizan análisis de mismatch y de variaciones de proceso mediante el análisis de Montecarlo. La última fase ha consistido en realizar el diseño físico o layout, aplicando las técnicas de diseño apropiadas en función de los resultados previos, y obteniendo los resultados extraídos del post layout para realizar una comparativa entre el diseño ideal y el obtenido. Mediante estas actividades se ha conseguido la adquisición de competencias y habilidades en el uso de herramientas específicas de diseño y simulación de circuitos integrados de radiofrecuencia (RFIC) en tecnologías CMOS nanométricas.
000065372 521__ $$aGraduado en Ingeniería de Tecnologías y Servicios de Telecomunicación
000065372 540__ $$aDerechos regulados por licencia Creative Commons
000065372 700__ $$aCelma Pueyo, Santiago$$edir.
000065372 700__ $$aAznar Tabuenca, Francisco$$edir.
000065372 7102_ $$aUniversidad de Zaragoza$$bIngeniería Electrónica y Comunicaciones$$cElectrónica
000065372 7202_ $$aMateo Gascón, Francisco Javier$$eponente
000065372 8560_ $$f681136@celes.unizar.es
000065372 8564_ $$s3068835$$uhttps://zaguan.unizar.es/record/65372/files/TAZ-TFG-2017-1781.pdf$$yMemoria (spa)
000065372 909CO $$ooai:zaguan.unizar.es:65372$$pdriver$$ptrabajos-fin-grado
000065372 950__ $$a
000065372 951__ $$adeposita:2018-02-17
000065372 980__ $$aTAZ$$bTFG$$cEINA