Repositorio Zaguan - Universidad de Zaragoza 

Related links

TAZ-TFM-2012-912

Characterization of interconnection networks in CMPs using full-system simulation

Ortín Obón, Marta
Villarroya Gaudó, María (dir.) ; Suárez Gracia, Darío (dir.)

Universidad de Zaragoza, Escuela de Ingeniería y Arquitectura, 2012
Informática e Ingeniería de Sistemas department, Arquitectura y Tecnología de Computadores area

Máster en Ingeniería de Sistemas e Informática

Abstract: Los computadores más recientes incluyen complejos chips compuestos de varios procesadores y una cantidad significativa de memoria cache. La tendencia actual consiste en conectar varios nodos, cada uno de ellos con un procesador y uno o más niveles de cache privada y/o compartida, utilizando una red de interconexión. La importancia de esta red está aumentando a medida que crece el número de nodos que se integran en un chip, ya que pueden aparecer cuellos de botella en la comunicación que reduzcan las prestaciones. Además, la red contribuye en gran medida al consumo de energía y área del chip. En este proyecto, comparamos el comportamiento de tres topologías: el anillo bidireccional, la malla y el toro. El anillo es una topología mínima con bajo coste en energía pero peor rendimiento debido a la mayor latencia de comunicación entre nodos. Por otro lado, el toro tiene mayor número de enlaces entre nodos y ofrece mejores prestaciones. La malla ha sido incluida como una opción intermedia altamente popular. Analizaremos también dos topologías de anillo adicionales que aprovechan la reducida área y complejidad del mismo: una con mayor ancho de banda y otra con routers de menor número de ciclos. Modelamos cuidadosamente todos los componentes del sistema (procesadores, jerarquía de memoria y red de interconexión) utilizando simulación de sistema completo. Ejecutamos aplicaciones reales en arquitecturas con 16 y 64 nodos, incluyendo tanto cargas paralelas como multiprogramadas (ejecución de varias aplicaciones independientes). Demostramos que la topología de la red afecta en gran medida al rendimiento en sistemas con 64 nodos. Con las topologías de anillo, los tiempos de ejecución son mucho mayores debido al aumento del número de saltos que le cuesta a un mensaje atravesar la red. El toro es la topología que ofrece mejor rendimiento, pero la elección más óptima sería la malla si tenemos en cuenta también energía y área. Por otro lado, para chips con 16 nodos, las diferencias en rendimiento son menores y un anillo con routers de 3 cyclos ofrece un tiempo de ejecución aceptable con el menor coste en área y energía. Nuestra aportación más significativa está relacionada con la distribución del tráfico en la red. Vemos que el tráfico no está distribuido uniformemente y que los nodos con mayores tasas de inyección varían con la aplicación. Hasta donde nosotros sabemos, no hay ningún trabajo de investigación previo que destaque este comportamiento.


Free keyword(s): arquitectura de computadores ; chip multiprocesador ; redes de interconexión ; topologías
Tipo de Trabajo Académico: Trabajo Fin de Master
Notes: Texto en inglés

Creative Commons License
Registrado por la Universidad de Zaragoza bajo la licencia Creative Commons.


 

 Record created 2012-09-14, last modified 2013-05-21


Rate this document:

Rate this document:
1
2
3
 
(Not yet reviewed)