000134089 001__ 134089
000134089 005__ 20240424142044.0
000134089 037__ $$aTAZ-TFG-2024-143
000134089 041__ $$aspa
000134089 1001_ $$aNarvaez Acaro, Christian
000134089 24200 $$aVersatile implementation of microprocessor in FPGA applied to a near field communication (NFC) system.
000134089 24500 $$aImplementación versátil de un microprocesador en FPGA aplicado a un sistema de comunicación de campo cercano (NFC).
000134089 260__ $$aZaragoza$$bUniversidad de Zaragoza$$c2024
000134089 506__ $$aby-nc-sa$$bCreative Commons$$c3.0$$uhttp://creativecommons.org/licenses/by-nc-sa/3.0/
000134089 520__ $$aEl objetivo de este trabajo de fin de grado ha sido desarrollar un sistema hardware basado en una implementación de un microprocesador dentro de una FPGA (Field Programmable Gate Array), para aplicarlo en el desarrollo de aplicaciones basadas en comunicaciones de campo cercano (NFC). Este proyecto consistirá en la ejecución de dos ramas principales. Por un parte, se desarrollará un hardware específico, implementado un microprocesador de tipo Soft-Core denominado Cortex-M3, desarrollado por la empresa ARM Holding. Este microprocesador será configurado y adaptado a los requerimientos de la aplicación, realizando simulaciones con Vivado para corroborar los resultados esperados. Por otra parte, con el objetivo de verificar este diseño hardware, se hará un desarrollo Software que permitirá analizar el funcionamiento del Soft-Core Cortex-M3. Además, se desarrollará una aplicación para inicializar, configurar y detectar la presencia de tarjetas NFC mediante el control del periférico X-NUCLEO NFC03A1, cuyo resultado permitirá validar la flexibilidad del microprocesador para adecuarse a los requerimientos de un periférico externo. Finalmente, se realizará el montaje del escenario de prueba donde se interconectará la FPGA junto al periférico NFC, donde se podrá observar el funcionamiento mediante interacción por consola y encendido de un LED al detectar una tarjeta NFC.<br /><br />
000134089 521__ $$aGraduado en Ingeniería de Tecnologías y Servicios de Telecomunicación
000134089 540__ $$aDerechos regulados por licencia Creative Commons
000134089 700__ $$aUrriza Parroqué, Isidro$$edir.
000134089 7102_ $$aUniversidad de Zaragoza$$bIngeniería Electrónica y Comunicaciones$$cTecnología Electrónica
000134089 8560_ $$f739488@unizar.es
000134089 8564_ $$s2762540$$uhttps://zaguan.unizar.es/record/134089/files/TAZ-TFG-2024-143.pdf$$yMemoria (spa)
000134089 909CO $$ooai:zaguan.unizar.es:134089$$pdriver$$ptrabajos-fin-grado
000134089 950__ $$a
000134089 951__ $$adeposita:2024-04-24
000134089 980__ $$aTAZ$$bTFG$$cEINA
000134089 999__ $$a20240123191338.CREATION_DATE