<?xml version="1.0" encoding="UTF-8"?>
<articles>
<article xmlns:xlink="http://www.w3.org/1999/xlink/">
  <front>
    <article-meta>
      <title-group>
        <article-title/>
      </title-group>
      <contrib-group>
        <contrib contrib-type="author">
          <name>
            <surname>Gran Tejero</surname>
            <given-names>Rubén</given-names>
          </name>
        </contrib>
        <contrib contrib-type="author">
          <name>
            <surname>Suárez Gracia</surname>
            <given-names>Darío</given-names>
          </name>
        </contrib>
      </contrib-group>
      <pub-date pub-type="pub">
        <year>2023</year>
      </pub-date>
      <self-uri xlink:href="http://zaguan.unizar.es/record/146628"/>
      <self-uri xlink:href="http://zaguan.unizar.es/record/146628/files/TAZ-TFG-2023-3543.pdf"/>
    </article-meta>
    <abstract>Este TFG trata de utilizar FGPAs para resolver problemas, analizando sus ventajas y desventajas. En él se ha explorado el uso de la memoria de la FPGA, así como diferentes técnicas para aumentar el rendimiento de la FPGA resolviendo los problemas. También se han comparado diferentes versiones en HLS y HDL para analizar las diferencias entre los dos métodos de generar código para las FPGAS. También se han analizado las problemáticas de programabilidad de las FPGAS.&lt;br /&gt;</abstract>
  </front>
  <article-type>TAZ</article-type>
</article>

</articles>