000031442 001__ 31442
000031442 005__ 20170831220703.0
000031442 037__ $$aTAZ-TFM-2014-530
000031442 041__ $$aspa
000031442 1001_ $$aMachín Mindán, Ignacio
000031442 24500 $$aDiseño, implementación y control digital con FPGA de un convertidor elevador "Boost"
000031442 260__ $$aZaragoza$$bUniversidad de Zaragoza$$c2014
000031442 506__ $$aby-nc-sa$$bCreative Commons$$c3.0$$uhttp://creativecommons.org/licenses/by-nc-sa/3.0/
000031442 520__ $$aEl presente Trabajo Fin de Máster consiste en el diseño, modelado, fabricación y validación de un prototipo de un convertidor DC/DC elevador tipo “Boost”. El objetivo de este Trabajo es que este prototipo pueda ser utilizado como material didáctico para prácticas de Grado o de Máster y sobre el cual los alumnos puedan probar multitud de controles digitales, desarrollados por ellos mismos. El primer paso ha sido el diseñar, modelar y fabricar el convertidor de baja potencia, optimizando su diseño de tal forma que la PCB sea de un tamaño reducido. Como se comentaba anteriormente, el objetivo de este Trabajo es que la plataforma Hardware desarrollada pueda ser utilizada como material didáctico, por lo que existen una serie de anillas de test estratégicamente colocadas para permitir tener acceso a las señales y medidas más importantes. Posteriormente, siguiendo diversos métodos de cálculo, se han diseñado 5 reguladores con la misma topología de 2 ceros y 2 polos. De entre estos 5 reguladores se ha seleccionado el regulador que mejor comportamiento tiene frente a una serie de funciones de mérito. Estas funciones de mérito son GM, PO, |S|inf, |Zcl|inf, fB, |Gc*S|inf y Ki. A continuación, utilizando la placa de desarrollo Nexys2 de Diligent, se ha implementado el control digital en la FPGA. Para ello se ha diseñado un código en VHDL en la herramienta Xilinx ISE, el cual se ha verificado con la herramienta software ModelSIM. El diseño digital consta de la implementación del controlador seleccionado anteriormente, la implementación del protocolo de comunicaciones con el conversor analógico digital, la generación de la señal PWM de disparo del transistor de potencia y la gestión de las entradas/salidas de la placa de desarrollo Nexys2. Por último, para validar el correcto diseño del convertidor y del regulador implementado en la FPGA, se han tomado medidas experimentales, a partir de las cuales, se ha observado que los resultados obtenidos en simulación (Matlab y ModelSIM) son similares a los obtenidos experimentalmente.
000031442 521__ $$aMáster Universitario en Ingeniería Electrónica
000031442 540__ $$aDerechos regulados por licencia Creative Commons
000031442 6531_ $$aboost
000031442 6531_ $$afpga
000031442 700__ $$aArtigas Maestre, José Ignacio$$edir.
000031442 700__ $$aBarragán Pérez, Luis Ángel$$edir.
000031442 7102_ $$aUniversidad de Zaragoza$$bIngeniería Electrónica y Comunicaciones$$cTecnología Electrónica
000031442 8560_ $$f491639@celes.unizar.es
000031442 8564_ $$s4210793$$uhttps://zaguan.unizar.es/record/31442/files/TAZ-TFM-2014-530.pdf$$yMemoria (spa)$$zMemoria (spa)
000031442 909CO $$ooai:zaguan.unizar.es:31442$$pdriver$$ptrabajos-fin-master
000031442 950__ $$a
000031442 951__ $$adeposita:2015-04-28
000031442 980__ $$aTAZ$$bTFM$$cEINA