000031716 001__ 31716
000031716 005__ 20160204081421.0
000031716 037__ $$aTAZ-TFG-2015-1903
000031716 041__ $$aspa
000031716 1001_ $$aArenaz Callao, Raúl
000031716 24500 $$aSistema de verificación para circuitos integrados en laboratorios de electrónica
000031716 260__ $$aZaragoza$$bUniversidad de Zaragoza$$c2015
000031716 506__ $$aby-nc-sa$$bCreative Commons$$c3.0$$uhttp://creativecommons.org/licenses/by-nc-sa/3.0/
000031716 520__ $$aSistema de verificación para circuitos integrados en laboratorios de electrónica El objetivo es el diseño y construcción de un prototipo electrónico para la rápida verificación del correcto funcionamiento de una serie de circuitos integrados (ICs) utilizados habitualmente en las prácticas de laboratorio y proyectos/trabajos. El trabajo se ha realizado en varias fases. Una primera fase, de revisión bibliográfica, ha marcado, en líneas muy generales, los pasos a seguir para la construcción del sistema. Después se ha realizado la selección de los componentes mecánicos y electrónicos necesarios, de acuerdo con nuestras necesidades (microcontrolador, display, etc), y teniendo en cuenta el costo y prestaciones de los mismos.  Tras ello se comienza el trabajo de laboratorio, realizando medidas y comprobaciones experimentales sobre chips defectuosos, centrando especialmente la atención en su consumo, que constituye un claro indicio de su mal funcionamiento. De hecho, la programación del microcontrolador comienza por medir este consumo y desechar el chip si es demasiado elevado. En paralelo, se ha diseñado y verificado software específico para detectar posibles errores en los chips, mediante la comprobación de su funcionamiento lógico. Cabe destacar que la labor desarrollada en el laboratorio ha proporcionado competencias en aspectos prácticos experimentales y en la construcción de interfaces electrónicos auxiliares. El resultado final ha sido la construcción de un prototipo capaz de detectar chips defectuosos, con la capacidad de ser reprogramado y ampliado fácilmente para posibles nuevos dispositivos.
000031716 521__ $$aGraduado en Física
000031716 540__ $$aDerechos regulados por licencia Creative Commons
000031716 700__ $$aBarquillas Pueyo, José$$edir.
000031716 700__ $$aGarcía del Pozo Faldós, José María$$edir.
000031716 7102_ $$aUniversidad de Zaragoza$$bIngeniería Electrónica y Comunicaciones$$c
000031716 8560_ $$f630065@celes.unizar.es
000031716 8564_ $$s2757987$$uhttps://zaguan.unizar.es/record/31716/files/TAZ-TFG-2015-1903.pdf$$yMemoria (spa)
000031716 8564_ $$s3786283$$uhttps://zaguan.unizar.es/record/31716/files/TAZ-TFG-2015-1903_ANE.pdf$$yAnexos (spa)
000031716 909CO $$ooai:zaguan.unizar.es:31716$$pdriver$$ptrabajos-fin-grado
000031716 950__ $$a
000031716 951__ $$adeposita:2015-08-25
000031716 980__ $$aTAZ$$bTFG$$cCIEN