000096401 001__ 96401
000096401 005__ 20201120151206.0
000096401 037__ $$aTAZ-TFG-2020-3884
000096401 041__ $$aspa
000096401 1001_ $$aOrduna Lagarma, Pablo
000096401 24200 $$aUsing the SERT toolset to analyze the computer energy efficiency under processor overclocking and undervolting
000096401 24500 $$aAplicación del método SERT para analizar la eficiencia energética del computador al variar voltaje y frecuencia del procesador
000096401 260__ $$aZaragoza$$bUniversidad de Zaragoza$$c2020
000096401 506__ $$aby-nc-sa$$bCreative Commons$$c3.0$$uhttp://creativecommons.org/licenses/by-nc-sa/3.0/
000096401 520__ $$aEl acelerado proceso de digitalización que esta teniendo lugar a nivel global ha llevado a un creciente interés en la optimización de la eficiencia energética de los sistemas informáticos. Esto plantea el complejo reto de cuantificar dicha eficiencia. Es por ello que en los últimos años se han dado grandes pasos en el desarrollo de benchmarks capaces de puntuar un sistema informático en base a su eficiencia energética cuando es sometido a una carga de trabajo típica.La suite SERT de la cooperativa SPEC una de las herramientas más reconocidas, hasta el punto de ser recientemente adoptada por la agencia de protección medioambiental de Estados Unidos (EPA) para el programa Energy Star de certificación energética de servidores (Version 3.0, ENERGY STAR Computer Server Specification, junio 2019).<br />En este trabajo se realiza un estudio experimental de eficiencia energética en una plataforma Skylake-X de Intel, experimentando con el procesador i7 7800X sobre la placa ASUS Rampage VI Extreme Omega, seleccionada por su facilidad de cambio de frecuencias y tensiones de alimentación. En primer lugar se han realizado pruebas de estabilidad de sistema, seguidas de una caracterización de la potencia consumida por el procesador al variar tensión de alimentación, frecuencia y temperatura. Se ha puesto un gran interés en la temperatura, ya que se trata de una variable difícil de controlar e infravalorada en otros estudios experimentales. Se han comentado en detalle los resultados, así como las anomalías con respecto a los modelos teóricos de consumo en tecnología CMOS. Además se han propuesto explicaciones, tanto físicas como microarquitectónicas, para dichas anomalías.<br />Posteriormente se ha realizado un análisis de la eficiencia energética de la plataforma mediante la SERT Suite haciendo uso un conjunto de diferentes combinaciones de tensión de alimentación y frecuencia, entre las cuales se encuentra la frecuencia de fábrica del procesador, así como configuraciones que hacen uso de overclocking y undervolting. De esta manera, se comentan los resultados en cuanto a las configuraciones más óptimas, hablando en un principio de la mejor configuración para un uso equilibrado entre CPU, memoria y almacenamiento, seguido de las configuraciones óptimas para cargas de trabajo centradas en cada uno de los tres componentes mencionados.<br />Finalmente se propone una metodología alternativa para medir la eficiencia centrada en una carga de trabajo de CPU mucho más intensa que la impuesta por la SERT Suite. Se aporta también un análisis mediante el uso de este método sobre el mismo conjunto de configuraciones usadas al aplicar el método SERT, buscando la mayor eficiencia energética bajo una carga de trabajo realmente intensa en términos de CPU.<br /><br />
000096401 521__ $$aGraduado en Ingeniería Informática
000096401 540__ $$aDerechos regulados por licencia Creative Commons
000096401 700__ $$aViñals Yufera, Víctor$$edir.
000096401 7102_ $$aUniversidad de Zaragoza$$bInformática e Ingeniería de Sistemas$$cArquitectura y Tecnología de Computadores
000096401 8560_ $$f741297@unizar.es
000096401 8564_ $$s37561049$$uhttps://zaguan.unizar.es/record/96401/files/TAZ-TFG-2020-3884.pdf$$yMemoria (spa)
000096401 909CO $$ooai:zaguan.unizar.es:96401$$pdriver$$ptrabajos-fin-grado
000096401 950__ $$a
000096401 951__ $$adeposita:2020-11-20
000096401 980__ $$aTAZ$$bTFG$$cEINA
000096401 999__ $$a20200920182205.CREATION_DATE